首页 > 最新动态 > 2024 RISC-V 中国峰会圆满落幕
最新动态
2024 RISC-V 中国峰会圆满落幕
2024-08-2911
第四届 RISC-V 中国峰会(RISC-V Summit China 2024)于8月21日至23日在杭州成功举办。此次峰会汇聚了 RISC-V 国际基金会、百余家重点企业及研究机构,约3000人线下参与,并在19日至25日间举办了超过20场同期活动,与全球开发者共同探讨 RISC-V 的最新进展与未来走向。

芯来科技展台

中国工程院院士、RISC-V 工委会战略委员会主任倪光南,RISC-V 国际基金会 CEO Calista Redmond,SiFive 联合创始人兼首席架构师 Krste Asanovi?,RISC-V 国际基金会理事长戴路,REVI 工委会轮值会长、知合计算 CEO 孟建熠,北京大学教授、北京开源芯片研究院首席科学家谢涛,中国科学院计算技术研究所副所长包云岗等出席了此次峰会。
 
倪光南院士在致辞中强调,开源已经成为构建新技术生态的主流趋势。基于开源指令集 RISC-V 的软硬件生态正在飞速扩增,并且已经迅速扩展至个人 PC、服务器和人工智能等领域,他呼吁要加大对开源基础设施的支持,推动开源人才培育,构建开放共赢的技术生态。

倪光南院士现场致辞

RISC-V 国际基金会 CEO Calista Redmond 强调,RISC-V 发展潜力巨大,而中国在其发展进程中扮演着重要角色。她呼吁持续对大学进行投资,孵化新想法,并鼓励众人借助合作项目,共同推动 RISC-V 在全球市场的发展,为整个行业创造更多机遇。

Calista Redmond -《RISC-V opportunity, innovation, and collaboration igniting adoption》

SiFive 联合创始人兼首席架构师 Krste Asanovi? 在演讲中指出 RISC-V 的灵活性和可扩展性使其能够在应用处理器和 AI 加速领域迅速发展。RISC-V 社区推出了 RISC-V Profiles,确保硬件和软件的统一标准以应对软件碎片化问题。Krste Asanovi? 还提到,未来将继续通过标准化和社区合作推动 RISC-V 在全球范围内的广泛应用。

Krste Asanovi? -《RISC-V 正在迅速发展—无处不在》

RISC-V 中国峰会主席、REVI 工委会轮值会长孟建熠呼吁,RISC-V 下一阶段发展的关键是打造具有市场竞争力的标杆产品,吸引更多的软件生态合作伙伴扩大投入,进而推动 RISC-V 大规模商业化应用。

孟建熠 -《加速打造标杆产品,推动 RISC-V 生态进化》

此外,达摩院玄铁团队,奕斯伟计算高级副总裁、首席技术官何宁,沁恒微电子技术总监杨勇,算能高级副总裁高鹏,芯来科技创始人胡振波,北京开源芯片研究院首席科学家包云岗也先后在主会场进行了主旨演讲。

玄铁团队在演讲中指出,RISC-V 已在嵌入式领域广泛应用,且正在向高性能领域发展,他分享了面向高实时的能效型处理器 R908,提升 AI 加速和扩展能力的 C920 升级版以及将于年底发布的用于云计算的高性能处理器 C930,这些产品将助力 RISC-V 突破高性能应用新边界。

何宁在演讲中表示,RISC-V 具有简洁、开放、灵活、可拓展、高能效等特点,正成为 AI 时代的原生架构。RISC-V  AI 结合,是趋势也是必然,同时呼吁号召产业链上下游伙伴携手共筑 RDI 生态。

杨勇从全栈研发模式、内核+接口 PHY 的矩阵技术体系、产品特色优势和生态建设等视角,系统性地总结了青稞 RISC-V 系列量产芯片的创新成果和实践经验。

高鹏在演讲中探讨了 RISC-V 未来的重要机遇,展望说明了 RISC-V 在算力成为核心生产力的新时代中的发展规划及前景。

胡振波从 RISC-V 生态发展的关键商业化要素引入,结合目前 RISC-V 技术及生态概况,探讨了RISC-V CPU IP 的产业价值,并展望其发展趋势与未来的协同创新模式道路。

包云岗表示,RISC-V 赋予技术创新,开放的指令集、开源的设计实现、开源的工具和开放的流程等正在改变着芯片设计的方法,未来芯片中包含开源 IP 的比例将会不断提高,芯片设计方法的变革将会引领新一轮商业模式的创新,如 Linux+RedHat 模式等,有机会孕育出新的领军企业。

在本届峰会中,除了主会场的精彩演讲与展示,主题多样的同期活动也成为了现场另一大焦点。各类技术论坛与开发者交流会不仅丰富了大会内容,还为参会者提供了深入探讨前沿技术和实际应用的机会。

“智算时代,RISC-V 创新发展新路径”高峰论坛
2024 RISC-V 中国峰会|玄铁处理器全面迭代 携伙伴正式迈进高性能深水区
8月21日下午,由达摩院玄铁主办,浙江大学集成电路学院、复旦大学集成芯片与系统全国重点实验室、知合计算联合主办的以『智算时代,RISC-V 创新发展新路径』为主题的高峰论坛顺利举行,众专家学者就 RISC-V 在 AI 时代下的机遇、挑战和发展趋势展开了交流探讨,共探智算时代 RISC-V 面向 AI 等更高算力场景的创新应用。
知合计算亮相RISC-V中国峰会,共同展望产业发展新阶段
????????????????????????????
浙江大学教授、知合计算董事长严晓浪教授在高峰论坛的致辞中指出:“当前我们正处在一个计算架构变革的时代,RISC-V 架构凭借其开放性、灵活性和高效性,以及原生支持 AI 计算,正在成为推动计算技术创新的重要力量。” 

RISC-V 智算峰会
首届RISC-V智算峰会圆满落幕,东山一号PLUS集群重磅发布!
8月22日下午,算能成功举办以“开放·引领”为主题的首届RISC-V 智算峰会。会上,东山一号PLUS 集群震撼发布,算力与存储容量大幅提升。算能高级副总裁高鹏强调开源生态的重要性,并展望了自主可控处理器技术的发展蓝图。大会还见证了多款基于 SG200X 处理器的新品发布,涵盖轻 NAS、开源硬件、智能设备等,展现了 RISC-V 生态的蓬勃活力。

高鹏 -《RISC-V革新之路:开源技术的前沿进展》

“玄铁技术开放日”专场活动
2024 RISC-V 中国峰会|玄铁处理器全面迭代 携伙伴正式迈进高性能深水区
8月22日下午,达摩院玄铁举办了『玄铁技术开放日』专场活动,邀请了玄铁技术专家团队分享 RISC-V 社区最新技术趋势、解读玄铁软硬件全栈技术优势及实践案例,介绍和展望了玄铁在AI应用、机密计算等领域的发展蓝图,共探 RISC-V 行业未来新格局。

香山开发者大会
RISC-V 2024 中国峰会-香山开发者大会顺利举办
8月22日下午,北京开源芯片研究院同期活动香山开发者大会顺利举办,香山开源社区发起人包云岗回顾了香山的发展历程,介绍了社区建设的定位和理念。大会还邀请了进迭时空、英特尔中国研究院、中国电信、芯动科技等多家企业的行业专家,分享了他们在香山开源处理器及其相关技术应用中的实践经验和未来展望。

香山开发者大会合照

大会中众多香山爱好者齐聚,见证全球首款搭载香山南湖处理器的笔记本如意香山的亮相。如意香山本搭载至高2.5GHz 的香山南湖处理器,内存采用 8GB DDR5。显示方面,采用14寸高清 LCD 屏,笔记本内集成了 AMD RX550 独立显卡,支持双屏异显。接口方面,提供2个高速USB3 接口,2个2.5Gbps 以太网口,同时还配备了一个支持9种手势操作的触控板。

中国科学院软件研究所吴伟展示首款搭载香山南湖处理器的如意香山笔记本

赛昉科技全场景 RISC-V 解决方案交流会
报名开启!赛昉科技全场景RISC-V解决方案交流会重磅来袭
8 月 22 日上午,赛昉科技成功举办了“全场景 RISC-V 解决方案交流会”。在此次交流会上,赛昉科技集中亮相了 20 多款 RISC-V 产品,发布了 10 余个 RISC-V 解决方案,并展示了 RISC-V 在工业、电力、能源、教育等领域的前沿探索,全面分享了赛昉科技 RISC-V 生态、产品及解决方案的进展情况。

新思科技 RISC-V 技术日
即将开启:新思科技深度参与RISC-V中国峰会,从芯片到系统引领RISC-V创新
8月22日下午,新思科技举办的 RISC-V 技术日顺利举行, 活动邀请了来自新思科技、知合计算的众多技术专家,与开发者面对面交流分享基于实际经验和成功案例的实用开发技巧和策略,助力 RISC-V 开发者提升创新能力,优化开发流程。

openEuler RISC-V SIG 开发者日活动与杭州 Meetup
速报名!RISC-V 中国峰会同期活动
8 月 23 日下午,由 openEuler 社区和中国科学院软件研究所共同举办的 openEuler RISC-V SIG 开发者日与杭州 Meetup 同期活动如期举行,会议邀请了开芯院香山、达摩院玄铁、算能科技、进迭时空、RedHat 和苦芽科技等软硬件厂商,从硬件到软件生态,一起探讨如何基于 openEuler 助力 RISC-V 发展。
 
在2024年第四届 RISC-V 中国峰会圆满落幕之际,我们不仅见证了这一开源指令集架构的迅猛发展,也看到了中国在这一领域的创新与突破。千名线下参会者的热情参与以及多场主题分享报告和同期活动的深入探讨也体现了 RISC-V 的多样化发展,期待明年的 RISC-V 中国峰会将带来更精彩的交流分享。


点我访问原文链接