2024 RISC-V 中国峰会将于8月19日至25日盛大举办!峰会主会场和展区将于8月21日至23日在中国杭州黄龙饭店隆重举行。RISC-V 中国峰会至今已成功举办四届,现已成为中国大陆规格最高、规模最大、影响力最强的专业会议之一。
本届峰会共接收了超过120个演讲以及30篇POSTER。峰会采用“主会议+技术研讨会+展览展示+同期活动”的创新形式,将有超过20场同期活动在8月19日至25日期间同步进行。预期会有超过百家企业、研究机构、高校及开源社区的开发者在峰会和同期活动会场上分享交流 RISC-V 领域的最新成果。
北京开源芯片研究院全力支持并参与此次 RISC-V 年度盛会,届时技术人员将带来以下精彩演讲,欢迎大家莅临观看。
开芯院中国峰会主会
演讲及报告时间安排
(具体时段以会议当天为准)
官方议程:https://riscv-summit-china.com/agenda/
8 月 21 日
主会场A
水晶宫1
11:50-12:30
圆桌讨论
主持人:包云岗
北京开源芯片研究院 首席科学家
14:00-14:20
RISC-V赋予技术创新与商业变革新机
包云岗 北京开源芯片研究院 首席科学家
16:40-17:00
“一生一芯”计划——从零开始设计你自己的 RISC-V 处理器芯片
余子濠 中国科学院计算技术研究所 博士
8 月 22 日
主会场A
水晶宫1
10:00-10:20
一种片上网络 (Network on Chip) 的实现
王齐 北京开源芯片研究院 总工程师
15:10-16:00
RISC-V in AI/ML: How can we harness open standards for Innovation and Performance in AI/ML?
主持人:Philipp & Tao
主会场B
水晶宫3
15:40-15:50
RISC-V SoC 敏捷设计云平台 & 面向车规等领域的核生成
赵华龙 北京开源芯片研究院 研发总监
主会场B
水晶宫3
香山Session
09:00-09:20
香山 RISC-V 服务器 IP 现状和路线图
张健 北京开源芯片研究院 产品经理
09:20-09:40
香山开源处理器昆明湖架构的设计演进
唐浩晋 中国科学院计算技术研究所
计算机科学与技术 研究生二年级
09:40-10:00
香山处理器昆明湖架构向量扩展的设计与演进
胡轩 中国科学院计算技术研究所
博士生三年级
刘威丁 南京理工大学
硕士生二年级
10:00-10:20
香山处理器多核高速缓存的敏捷验证与设计探索方法
丁昊楠 中国科学院计算技术研究所
芯片设计工程师
10:20-10:40
基于香山的开源众包验证探索与实践
姚治成 中国科学院计算技术研究所 工程师
10:40-11:00
香山缓存系统的形式化验证
陈韬宇 中国科学院软件研究所
计算机 硕士生一年级
8 月 23 日
主会场B
水晶宫3
13:00-13:10
开源芯片社区 OChip: 香山贡献者机制发布
安旭 北京开源芯片研究院 副总监
14:50-15:10
基于开源 IP、SoC 和开源 EDA 工具的芯片全链条设计
缪宇飏 中国科学院计算技术研究所
17:20-17:30
基于FPGA加速的RISC-V处理器敏捷验证框架
徐烁翔 上海科技大学
计算机科学与技术 研究生二年级
17:30-17:40
DUET: 一种基于 FPGA 加速的软硬件联合 Difftest 芯片验证框架
张寿林 郑州大学
计算机技术 研究生二年级
17:40-17:50
面向RISC-V指令集扩展的软硬件协同验证框架
蒋子健 中国科学院大学
计算机科学与技术 研究生一年级
POSTER
Hassert: 基于断言与 FPGA 加速的敏捷验证框架
张子卿
中国科学院计算技术研究所,中国
翁伟杰
厦门理工学院,中国
李雅宁
都柏林大学,爱尔兰
蔡礼嘉
香港科技大学,香港特别行政区
王浩宇
浙江大学,中国
David-Boland
悉尼大学,澳大利亚
包云岗
中国科学院计算技术研究所,中国
石侃
中国科学院计算技术研究所,中国
开芯院同期活动时间安排
(具体时段以会议当天为准)
官方议程:https://riscv-summit-china.com/co-events/
更多细节信息后续公开
RISC-V 中国峰会参展商展位图
作为本次活动的钻石赞助之一,开芯院将在位于中国杭州黄龙饭店的峰会主会场Area C区域布展,欢迎各位朋友与开芯院一起探讨RISC-V最新技术!
开芯院展位:C10
峰会展位信息:
https://riscv-summit-china.com/posts/exhibition/
我们期待与您相见,共同推动 RISC-V 发展!
关于北京开源芯片研究院