中兴通讯2025年度业绩说明会直击:构筑AI端到端全栈竞争力,提质增利
中兴通讯2026年3月30日召开的2025年度业绩说明会核心内容汇总,围绕“连接+算力”战略落地与AI时代布局展开。2026年业务规划:算力业务:依托头部客户突破基础,从产品经营向生态经营转型,通过供应链精细化管理、底层技术创新、全栈方案增值,平衡规模与盈利,保持快速增长。国内运营商业务:应对资本开支向算力倾斜的趋势,稳固网络基本盘(推进5G-A、6G、400G OTN等布局),拓展算力与政企市场,抢占AI家庭终端入口,对冲传统网络投资下滑影响。手机业务:聚焦“AI+游戏”赛道,依托红魔+nubia双品牌,深化与字节等生态合作,推进原生AI手机落地,强化端侧安全,通过运营商渠道绑定抵御供应链成本波动。国际市场:2025年收入441.6亿元(+12.4%),占比33%;2026年将深耕四大核心区域,网络业务抓5G/光纤升级机会,算力业务绑定中资出海企业与主权云需求,终端业务推AI+5G爆品,实现份额、规模、盈利同步提升。前沿技术布局:6G领域自2018年启动预研,布局“空天地一体+通信AI融合”两大高地,参与全球标准制定,已完成U6G频段2000+天线原型验证,推进星地融合等场景落地;空天地一体领域依托地面网络优势,布局星载基站、卫星链路等端到端方案。
来源:中兴通讯2025年度业绩说明会直击:构筑AI端到端全栈竞争力,提质增利
奕斯伟计算|出席SAC/TC599 RISC-V工作组会议 提出渗透率行业标准
全国集成电路标准化技术委员会(SAC/TC599)RISC-V工作组(WG7)工作会议在武汉召开,政产学研多方代表参会,围绕RISC-V标准体系、生态适配、测评能力等议题研讨,目前已推进5项国标、19项行标立项研制。
奕斯伟计算牵头提交《RISC-V指令集架构 渗透率评价要求》行业标准提案,该标准是衡量RISC-V产业落地深度的关键评价依据,目前已完成内部评审,企业后续将联合产业链共同完善该标准。奕斯伟计算将持续深耕RISC-V技术与生态,深度参与标准建设,推动“RISC-V+AI”产业协同发展,助力全球RISC-V生态规范化扩张。
来源:https://mp.weixin.qq.com/s/u9INC7zvnU5UZ0I92P529Q
Embedded World 2026 | 奕斯伟计算深化RISC-V与嵌入式融合
加速拓展全球市场
奕斯伟计算参加 Embedded World 2026(2026年3月10–12日,德国纽伦堡),展示边缘计算:主推EIC77系列,覆盖开发板、AI Box、AI PC、加速卡等形态,应用于智慧园区、智慧教育、机器人等场景。智能终端:提供基于RISC-V的触控、多媒体、无线连接一站式方案,包括水下触控芯片、MNT Scaler、Wi?Fi/BLE SoC等。智能座舱:采用“四合一”展示,全套车规级组合,含电子后视镜专用RISC-V SoC、SerDes、车规MCU、车载触控/LTDDI/PMIC等,覆盖中控、副驾、仪表、电子后视镜与车身控制。
RISC-V的开源、灵活、高能效特性,正好匹配嵌入式系统对低功耗、高实时性的需求,是端侧AI落地的重要路径。
奕斯伟计算将持续聚焦技术创新、产品研发、应用推广、生态共建,深化RISC-V与嵌入式融合,携手海外伙伴推动应用落地,共建开放共赢的全球嵌入式生态。
来源:https://mp.weixin.qq.com/s/ba-k7i2rm6yt-mBVG6rcWw
奕斯伟计算 | 全球首个!RISC-V多核多架构内核斩获ASIL-D认证
跻身全球功能安全第一梯队
2026年3月,奕斯伟计算自研的RISC-V内核R520A通过德国莱茵TüV认证,成为全球首个获ASIL-D功能安全认证的多核多架构RISC-V内核。此前其R500A已是全球首个获得ASIL-B认证的RISC-V内核,此次认证是其在该领域的又一里程碑。ASIL-D是汽车功能安全国际标准ISO 26262的最高安全等级,对故障防控、硬件失效概率、全流程开发管控要求极为严苛,认证覆盖架构设计、代码实现、验证测试全链路,是汽车安全领域公认的最高技术标准。R520A以独立安全要素(SEooC)模式开发,经评估可满足ASIL-D级系统安全目标,证书有效期至2031年2月11日。
证明RISC-V已具备支撑汽车最高安全等级场景的能力,为车厂、Tier1、工业客户提供兼具高安全、高开放、高定制、高性价比的内核方案,将推动RISC-V向L4/L5自动驾驶、高端医疗、航空航天等领域拓展。
奕斯伟计算已与德国莱茵TüV签署战略协议,将在功能安全、网络安全、AI可靠性等领域深化合作;未来将持续深耕RISC-V在汽车电子、工业控制等领域的研发与生态建设,助力国内集成电路产业发展。
来源:奕斯伟计算 | 全球首个!RISC-V多核多架构内核斩获ASIL-D认证 跻身全球功能安全第一梯队
微核芯在2026年中关村论坛中关村常设展,展出集成自研处理器核,采用乱序多发射超标量流水线架构的产品。支持硬件虚拟化、向量、AI等指令集扩展,兼具高性能、低功耗优势。
可应用于服务器、智算中心等关键场景。“天目山”开发板搭载自研“银杏1号”处理器芯片。集成PCIE、以太网等丰富外设与专业调试接口,覆盖从底层硬件指令到上层应用的完整验证生态,为RISC-V技术产业化落地提供支撑。
来源:https://mp.weixin.qq.com/s/sX2SvfsgK3oEBxEB38MDBA
从进迭时空K3看RISC-V CPU与Imagination GPU协同:
如何构建高性能SoC能力
从进迭时空K3处理器出发,分析了RISC-V CPU与Imagination GPU协同构建高性能SoC的行业趋势,核心内容可总结为三部分:
产业背景与技术定位:Arm入局自研AI芯片推动产业重新审视IP模式的开放性,RISC-V凭借高自主性、灵活性成为更受关注的架构选择,SoC设计也从单一算力堆叠转向多单元协同优化。进迭时空K3正是代表性产品——搭载自研RISC-V CPU IP X100,主频达2.4GHz,单核性能对标主流高性能架构,通用算力约130K DMIPS,同时集成最高60 TOPS INT4 AI算力,支持30B级大模型本地推理,标志着RISC-V从“可选架构”升级为可承载AI与系统能力的“平台级架构”。
协同价值:补全系统能力短板:仅CPU与AI算力不足以支撑终端落地,图形、多媒体、操作系统适配是刚需。K3引入Imagination PowerVR IMG BXM 4-64 GPU后,实现了三大突破:一是可支持Ubuntu等Linux系统运行完整图形环境,适配Vulkan等标准接口,兼容开源图形栈,大幅降低开发门槛;二是拓展了相机拼接、物体检测等并行计算场景;三是依托Imagination GPU全球超110亿台设备的落地经验,减少了SoC集成复杂度,缩短了产品落地周期。
生态协同的未来方向:K3已实现对RVA23标准的支持,叠加Ubuntu对K3/K1系列的适配,让RISC-V平台真正完成从“能算”到“可用”的跨越。文章认为,随着RISC-V向高性能、AI领域拓展,CPU、AI单元与成熟生态GPU的深度协同,将成为RISC-V平台的核心竞争力,这类实践也为后续端侧AI、AI PC、机器人、汽车等场景的芯片设计提供了参考路径。
来源:https://mp.weixin.qq.com/s/w4Idnpfkcvo0kL5rnARYZQ
21.0975 公里,是人形机器人的里程碑,也是 RISC-V 的新起点
上海国地中心研发的「灵龙2.0」人形机器人,搭载进迭时空RISC-V AI CPU K3芯片顺利完赛21.0975公里。在长距离、高负载、强实时场景下,通过了运动控制对算力、响应、功耗、通信的严苛考验,证明RISC-V芯片已具备支撑复杂人形机器人应用的成熟工程能力。
K3芯片架构优势:打破传统“CPU+MCU+NPU”分立架构的延迟瓶颈,通过四大设计实现一体化优化:3MB TCM消除内存访问延迟,推理延迟降约60%;1024位超宽向量引擎保障多模态数据时序对齐;双域独立调度让500Hz通信抖动稳定在个位数微秒;统一内存架构(UMA)实现三域零拷贝数据流转,端到端延迟大幅降低。
软硬深度融合:K3微架构与OpenLoong控制框架“原生对齐”,业务层、推理层、驱动层分别精准映射芯片通用域、算力域、实时域,无需额外适配层,实现无锁共享内存、中断直连、数据流零拷贝,达成“架构共振”。
生态与未来布局:K3已合入Linux内核主线,配套Bianbu OS预置完整机器人软件栈与全流程工具链,将RISC-V环境迁移成本降至极低——国地中心仅用半小时完成配置,Sim2Real环境搭建从数周压缩至半天,全链路验证仅耗时3个月。未来双方将推进端侧多模态理解、多智能体协同部署,持续完善RISC-V具身智能算力底座。
来源:https://mp.weixin.qq.com/s/NROSy4mbvuJY2QeTt8B3Gw
全球首款!进迭时空 RISC-V AI CPU K3 成功适配 OpenHarmony 6.1
进迭时空与中国科学院软件研究所联合宣布:全球首款支持 OpenHarmony 6.1 的 RISC-V 架构芯片——RISC-V AI CPU K3 成功适配该系统,标志着 RISC-V 芯片与开源鸿蒙进入「芯片+系统」全自主、双开源的新阶段。K3 适配后可广泛应用于端侧 AI 计算机、智能机器人、智算服务器等场景,为 OpenHarmony 开发者提供高性能硬件选项。未来双方将持续优化适配,推出更多支持开源鸿蒙的 RISC-V 芯片,共建全栈自主的智能终端生态。
来源:https://mp.weixin.qq.com/s/HyoKMjUyK6DU8xQ71RgoGQ
进迭时空参与我国首款自研 RISC-V 全栈测评工具发布
1.参与首款自研 RISC-V 全栈测评工具发布
2026 年 4 月 9 日,全国集成电路标准化技术委员会全体委员会议在武汉召开,我国首款自研 RISC-V 全栈测评工具(RISC-V FST)正式发布,由中国电子技术标准化研究院联合多方研制,填补了国内 RISC-V 标准化测评空白。进迭时空依托 2026 年 1 月发布的全球首款符合 RVA23 国际标准的 RISC-V AI CPU K3 的研发经验,前期深度参与工具研发讨论,作为首批发起单位见证发布。
2.分享 RISC-V 在人形机器人的落地成果
同期召开的 RISC-V 工作组会议上,进迭时空发表《面向具身智能的人形机器人 RISC-V 芯片实现》主题演讲,其 K3 芯片已在北京、上海两大国家级人形机器人创新中心完成验证,支撑人形机器人实现稳定行走、奔跑,实现了机器人核心运动控制系统从芯片到系统的自主可控。
3.牵头推进相关国家标准建设
4 月 7-8 日的标准内部评审会上,进迭时空牵头《基于 RISC-V 精简指令集的具身智能运动控制系统芯片技术规范》国家标准立项汇报,后续将联合产业伙伴完善标准,推动 RISC-V 在具身智能领域的规模化应用。
来源:进迭时空参与我国首款自研 RISC-V 全栈测评工具发布
进迭时空 K3 芯片完成国家级人形机器人创新中心技术验证
进迭时空K3 RISC-V芯片通过两项国家级人形机器人创新中心实机验证,证明其可支撑复杂具身智能场景,已具备规模化量产条件。
1.两项权威验证结果
1月24日,北京人形机器人创新中心基于K3芯片,实现旗下“具身天工”通用机器人平台稳定行走、奔跑,标志着我国人形机器人核心运动控制实现从芯片到系统的自主可控。
1月29日,上海国家地方共建人形机器人创新中心的新一代“灵龙机器人”搭载K3完成长距离户外奔跑测试,使其开源运控框架OpenLoong成为全球首个完成RISC-V架构适配的人形机器人运控系统,K3的原生接口大幅降低了系统控制延时。
2.K3芯片针对具身智能的专项设计
芯片专为机器人与具身智能优化:含自研RISC-V实时计算核保障关节通讯实时性;3MB高速紧耦合内存可直接加载运控模型,降低推理延迟;配备10个CANFD+4个千兆以太网接口,支持EtherCat与TSN;1024位超宽向量寄存器可高效融合多模态传感器数据,提升环境感知能力。
3.产业意义与未来规划
两项验证证明K3可同时满足人形机器人“极致实时控制+复杂AI计算”的严苛需求。进迭时空将持续深耕RISC-V生态,联合行业伙伴推动其在具身智能、新质生产力领域的落地,构建全栈自主的机器人技术体系。
来源:https://mp.weixin.qq.com/s/NpV2y7dXuMZxgp4G9XK5VA
2026年3月27日,蓝芯算力行业解决方案首席专家庄松海受邀出席智能制造与智慧能源专场,分享RISC-V+AI智通融合云解决方案的研发与落地进展。RISC-V凭借开源、无授权费、模块化优势,成为国产算力突破的核心方向。预计到2030年,数据中心领域占比将达28%。
发布LX500芯片,全球首创RISC-V+AI融合架构服务器CPU,48核异构设计(32性能核+16能效核),集成75TOPS INT8峰值AI算力,兼容RVA23标准与Linux主流生态,适配大模型推理、视频分析等高并发智算场景;2026年Q2将开启RISC-V云服务器公开测试,面向开发者、高校、企业开放,适配AI、科学计算、空天计算等领域。
来源:https://mp.weixin.qq.com/s/ZFvRFcLjzTE77DuEB8cGEA
人民网对国产芯片企业蓝芯算力的专题报道。蓝芯算力联合联想CFC团队,成功点亮全球首创RISC-V+AI通智融合服务器芯片LX500,并顺利启动Linux系统,标志国产高性能算力在架构创新、自主可控、产业化落地上取得关键进展。
来源:https://mp.weixin.qq.com/s/E8pJyIYG0GFkCYKFie8f5g
中国算力“架构觉醒”:全球首款RISC-V+AI智通融合服务器CPU成功点亮
蓝芯算力联合联想CFC团队完成芯片攻关,首次将RISC-V架构推至高性能服务器级,顺利启动Linux系统,是国产算力在架构创新、自主可控与产业化落地的重要跨越。首创单芯片内RISC-V通用算力与AI算力原生融合,替代传统“CPU+独立加速卡”分离架构,通过统一存储、片内加速减少数据搬运,大幅降低延迟、提升能效,为后摩尔时代算力发展提供“中国范式”。
来源:https://mp.weixin.qq.com/s/3hSsBj4gYx4JCZv03Tc1Rw
欢迎您关注开芯院公众号
▼
